This page uses JavaScript and requires a JavaScript enabled browser.Your browser is not JavaScript enabled.
This page uses JavaScript and requires a JavaScript enabled browser.Your browser is not JavaScript enabled.
دانشگاه آزاد اسلامی اصفهان(خوراسگان)
منو
درگاههای جستجو
مدارک
جستجوی پیشرفته
مرور
جستجو در سایر کتابخانه ها
مستندات
جستجوی پیشرفته
مرور
منابع دیجیتال
تمام متن
اصطلاحنامه
درختواره
پرسش و پاسخ
سوالات متداول
پرسش از کتابدار
پیگیری پرسش
ورود
ثبت نام
راهنما
خطا
رکورد قبلی
رکورد بعدی
"
0.18pm CMOS IP CORE DESIGN AND METHODOLOGYPOMPES PAR TRANSITIONS MULTIPLES
"
Document Type
:
Latin Dissertation
Language of Document
:
English
Record Number
:
153312
Doc. No
:
ET25104
Main Entry
:
Joseph S. Schrey
Title Proper
:
0.18pm CMOS IP CORE DESIGN AND METHODOLOGYPOMPES PAR TRANSITIONS MULTIPLES
Note
:
This document is digital این مدرک بصورت الکترونیکی می باشد
Abstract
:
When working with 0.18pm or smaller CMOS technologies, currentlarger technology architectures are not easily scaled and subject to shortchannel effects. As a result, changes in architecture and/or unconventionaltransistor sizing must be done.The voltage comparator that has.
Subject
:
Electericl tess
:
برق
electronic file name
:
TL49321.pdf
Title and statement of responsibility and
:
0.18pm CMOS IP CORE DESIGN AND METHODOLOGYPOMPES PAR TRANSITIONS MULTIPLES [Thesis]
http://localhost/site/catalogue/153312
آدرس ثابت
پیوستها
عنوان :
نام فایل :
نوع عام محتوا :
نوع ماده :
فرمت :
سایز :
عرض :
طول :
TL49321.pdf
TL49321.pdf
پایان نامه لاتین
متن
application/octet-stream
2.48 MB
85
85
نمایش
نظرسنجی